Je voulais juste te montrer que GCC ferait bien de suivre la directive register. Surtout quand il n'optimise pas, il pourrait au moins prendre en compte cette directive qu'on peut voir comme une optimisation manuelle. Enfin bref.
lateurs quand même, car ils traduisent le while comme ça : subq.w #1,d4
tst.w d4
bgt .L4
Je suis un peu déçu des deux compioins ça : subq.w #1,d4
bgt .L4
Je pensais obtenir au mOu encore mieux, un
dbf
Martial, tu vas être content, je vais devoir coder la fonction en assembleur

(d'autant plus que TIGCC produit un
div dans le code

)