Lionel Debroux (./17) : En effet Mais de toute façon, vu que les shifts ne sont pas très rapides sur cette ISA (contrairement à l'ARM, par exemple), il est probablement mieux de faire deux lsl.w #2, comme je l'ai fait.
Et le compilateur nous dit qu'on peut faire encore mieu avec 2 add En théorie on peut faire descendre ta solution à 86 cycles, extra !!!