730Fermer732
sundanceLe 20/01/2009 à 18:11


oui en effet j'ai fait un rapide tour d'horizon sur ce qui ce faisait en oscillateur.

en 2.5v je n'en ai pas trouvé...

donc oscillateur 8 mhz en 3.3v.

je vais verifier dans les datasheets si cette fréquence de départ permet d'exploiter le fpga au max (~402.5mhz pour cyclone III C8)

donc soit sortie du pic en clock-out ou direct sortie de l'oscillateur (horloge commune avec le pic)

si je me rappel bien le clock-out est dephasé par rapport au clock-in (pic), ca présente peut etre un intérèt... ?

pour le bus externe pour l'instant j'ai mis le bus dtata en 16 bits plus 36 bits au travers les 4 74lvc245 avec 8 bits suplementaire de gestion de ces derniers (cs/inout)
je finis de corriger le shéma coté liaison pic et après on verra plus en détails le bus externe.

magic